Cadence ottimizza la Digital Full Flow e la Verification Suite per  dispositivi mobili basati su CPU Arm Cortex-A78 e Cortex-X1

 

  • Cadence offre un flusso digitale completo per ottimizzare la soluzione PPA più all’avanguardia rivolta alle CPU Arm Cortex-A78 e Cortex-X1
  • La Verification Suite Cadence e i suoi engine migliorano il throughput di verifica per i progetti basati su CPU Arm Cortex-A78 e Cortex-X1

 Cadence Design Systems ha annunciato oggi di aver ampliato la storica collaborazione con Arm per la promozione dello sviluppo di dispositivi mobili basati su CPU Arm Cortex-A78 e Cortex-X1. Per favorire l’adozione della tecnologia Cortex-A78 e Cortex-X1, Cadence ha messo a punto un completo Rapid Adoption Kit (RAK) digitale che aiuta i clienti a ottimizzare potenza, prestazioni e area (PPA) e ad aumentare la produttività complessiva. Inoltre, la Verification Suite di Cadence e i suoi engine sono stati ottimizzati per la creazione di progetti basati su CPU Cortex-A78 e Cortex-X1, offrendo agli ingegneri un throughput di verifica migliorato. Ulteriori informazioni sulle soluzioni basate su Arm di Cadence sono disponibili alla seguente pagina.

RAK Full Flow digitale

Il RAK Full Flow digitale di Cadence è stato ottimizzato per garantire livelli di potenza e di prestazioni ottimali. La soluzione supporta nodi di processo a 7 nm e 5 nm. Il RAK RTL-to-GDS completamente integrato di Cadence include la soluzione di sintesi Genus, il sistema di implementazione Innovus, la soluzione di estrazione Quantus, le soluzioni Tempus Timing Signoff ed ECO e la soluzione di IC Power Integrity Voltus. Alcune delle caratteristiche chiave integrate nel flusso completo digitale sono le seguenti:

  • La tecnologia iSpatial Cadence unifica la soluzione di sintesi Genus e il sistema di implementazione Innovus per offrire livelli superiori di PPA e una chiusura più rapida del design
  • L’ottimizzazione della potenza basata su attività RTL-to-signoff vector-driven consente ai progettisti di ottenere consumi inferiori per i carichi di lavoro critici
  • La chiusura simultanea di integrità dell’alimentazione e signoff di timing mediante il modello dati univoco di Cadence integra implementazione, signoff di timing e di IR drop, essenziali per la progettazione su nodi di processo avanzato a 5 nm e 7 nm. 

Ulteriori informazioni sugli strumenti Cadence sono disponibili qui.

Engine e suite di verifica

La potente combinazione tra Verification Suite Cadence e relativi engine è stata inoltre ottimizzata e utilizzata per supportare i progetti basati su CPU Arm Cortex-A78 e Cortex-X1 e per aumentare la produttività di verifica. La suite ottimizzata per CPU Cortex-A78 e Cortex-X1 include la piattaforma di simulazione logica Cadence Xcelium, la piattaforma di emulazione Enterprise Palladiun Z1, la piattaforma di verifica formale JasperGold, la soluzione di pianificazione e misurazione vManager e la VIP Cadence Arm AMBA, comprendente CIP ACE e CHI-D e la libreria Arm Perspec System Verifier.

Alcune delle tecnologie chiave che supportano lo sviluppo su Cortex-A78 e Cortex-X1 sono le Apps JasperGold Formal Property Verification (FPV) e Sequential Equivalence Checking (SEC), che sono state utilizzate nella verifica lock-step per ottenere risultati deterministici nel controllo su più core.

Inoltre, gli engine dinamici della Verification Suite sono stati utilizzati dai clienti comuni per la verifica e lo sviluppo preliminare del software. Ulteriori informazioni sulla Cadence Verification Suite sono disponibili qui.

www.cadence.com

 

 

Post correlati

Commenta questo articolo